特許
J-GLOBAL ID:200903087402391999

入出力回路

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 強
公報種別:公開公報
出願番号(国際出願番号):特願平11-070145
公開番号(公開出願番号):特開2000-269802
出願日: 1999年03月16日
公開日(公表日): 2000年09月29日
要約:
【要約】【課題】 チップ面積を増やさず且つ回路配置設計を大きく変更することなく、出力回路の大電流駆動等により生ずる入力回路の誤動作を防止する。【解決手段】 電源線6と7との間にトランジスタQP5、QP6からなる充電回路22とコンデンサ20とを直列に接続し、コンデンサ20の端子間にトランジスタQN5、QN6からなる放電回路23を接続する。電源線6の電圧がリンギングにより急激に上昇すると、トランジスタQP5がオンして電源線6のオーバーシュートを引き起こす電荷がコンデンサ20に吸収される。これによりコンデンサ20の端子間電圧が急激に上昇すると遅延時間を経てトランジスタQN5がオンしてコンデンサ20は放電する。
請求項(抜粋):
半導体基板上に形成され、高電位及び低電位の一対の直流電源線から給電される入力回路及び出力回路を備えた入出力回路において、前記高電位直流電源線に重畳される交流電圧成分を吸収するように前記一対の直流電源線間に高電位側電源安定回路を設け、この高電位側電源安定回路を、高電位側電荷吸収要素と、この高電位側電荷吸収要素に対し、前記高電位直流電源線の電圧変化に応じて電荷吸収動作を行わせる高電位側電荷吸収回路とから構成したことを特徴とする入出力回路。
IPC (4件):
H03K 19/0175 ,  H03F 1/30 ,  H03K 17/16 ,  H03K 19/003
FI (5件):
H03K 19/00 101 K ,  H03F 1/30 B ,  H03K 17/16 B ,  H03K 19/003 B ,  H03K 19/00 101 F
Fターム (58件):
5J032AA05 ,  5J032AB11 ,  5J032AC16 ,  5J055AX25 ,  5J055AX41 ,  5J055AX44 ,  5J055AX59 ,  5J055AX63 ,  5J055BX05 ,  5J055BX16 ,  5J055CX02 ,  5J055DX22 ,  5J055DX48 ,  5J055EX07 ,  5J055EX16 ,  5J055EY01 ,  5J055EY10 ,  5J055EZ01 ,  5J055EZ05 ,  5J055EZ22 ,  5J055FX19 ,  5J055FX27 ,  5J055FX28 ,  5J055FX37 ,  5J055GX01 ,  5J055GX05 ,  5J055GX08 ,  5J056AA01 ,  5J056AA04 ,  5J056BB22 ,  5J056CC03 ,  5J056CC19 ,  5J056CC20 ,  5J056DD13 ,  5J056DD29 ,  5J056DD51 ,  5J056DD52 ,  5J056DD54 ,  5J056FF08 ,  5J056GG09 ,  5J056HH03 ,  5J056KK01 ,  5J090AA01 ,  5J090AA45 ,  5J090CA04 ,  5J090FA01 ,  5J090HA10 ,  5J090HA17 ,  5J090HA25 ,  5J090HA29 ,  5J090HA33 ,  5J090HA38 ,  5J090KA00 ,  5J090KA25 ,  5J090QA03 ,  5J090QA04 ,  5J090TA01 ,  5J090TA06

前のページに戻る