特許
J-GLOBAL ID:200903087570399512

論理回路

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平5-152100
公開番号(公開出願番号):特開平7-028428
出願日: 1993年06月23日
公開日(公表日): 1995年01月31日
要約:
【要約】【目的】MOSFETによる負荷用トランジスタ及びMOSFETによるドライバ用トランジスタからなるインバータを多段接続して構成され、前段のインバータ出力を後段のドライバ用トランジスタのゲート電極に順次印加するインバータ回路でなる論理回路において、各インバータでの貫通電流の発生を阻止して無駄な電力の消費を抑え、消費電力を充分低いものとする。【構成】第1段のドライバ用トランジスタ22aのゲート電極及び偶数段の負荷用トランジスタ21b,22dのゲート電極に入力信号を供給する一方、奇数段の負荷用トランジスタ21a,21cのゲート電極に上記入力信号を反転した反転入力信号を供給する。
請求項(抜粋):
MOSFETによる負荷用トランジスタとMOSFETによるドライバ用トランジスタからなるインバータを多段接続して構成され、前段のインバータ出力を後段のドライバ用トランジスタのゲート電極に順次印加するインバータ回路でなる論理回路において、第1段のドライバ用トランジスタのゲート電極及び偶数段の負荷用トランジスタのゲート電極に入力信号を供給する一方、奇数段の負荷用トランジスタのゲート電極に上記入力信号を反転した反転入力信号を供給することを特徴とする論理回路。
IPC (4件):
G09G 3/36 ,  G02F 1/133 550 ,  H03K 17/16 ,  H03K 17/687
引用特許:
審査官引用 (4件)
  • 特開昭64-062019
  • 特開昭60-066521
  • 特開昭64-062019
全件表示

前のページに戻る