特許
J-GLOBAL ID:200903087634007729

パルス発生回路

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 喜三郎 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平3-206719
公開番号(公開出願番号):特開平5-048407
出願日: 1991年08月19日
公開日(公表日): 1993年02月26日
要約:
【要約】【目的】容量負荷、温度、動作電圧に影響されずにパルスを発生する【構成】少なくともラッチ回路を持ち、パルスを出力している状態のラッチ回路は、被駆動体を動作させた後、遅延された信号でラッチ回路を非パルス出力状態に切り替える。従って、被駆動体が動作し続けるまでパルスを出力するので、容量負荷、温度、動作電圧に影響されずに確実に被駆動体を駆動するパルスを発生することができる。
請求項(抜粋):
RSラッチ回路と、前記RSラッチ回路出力と前記RSラッチ回路のセット入力信号を入力信号とする論理積回路と、前記論理積回路出力を遅延させる遅延回路とで構成され、前記遅延回路出力を前記RSラッチ回路のリセット入力へ接続した事を特徴とするパルス発生回路。

前のページに戻る