特許
J-GLOBAL ID:200903087668638442

情報処理システム

発明者:
出願人/特許権者:
代理人 (1件): ▲柳▼川 信
公報種別:公開公報
出願番号(国際出願番号):特願平8-055250
公開番号(公開出願番号):特開平9-244909
出願日: 1996年03月13日
公開日(公表日): 1997年09月19日
要約:
【要約】【課題】 フォールトトレラントコンピュータシステムにおいて、高速でかつソフトウェアを意識せずに実現する。【解決手段】 プロセッサモジュール1・1〜1・nのI/O出力データを、プロセッサモジュールに対応して設けられたバスアダプタ2・1〜2・nにて夫々比較する。この時、自身の比較結果のみならず両隣接バスアダプタの比較結果101をも参照して、正常/異常判定を行う。マスタプロセッサモジュールの異常の場合、マスタ権を隣りへ移して、新しいマスタからのI/O出力データをI/Oポート4へ出力する。スレーブプロセッサモジュールの異常の場合はこのプロセッサモジュールをシステムから切離す。
請求項(抜粋):
各々が少なくともプロセッサと、メモリと、これ等プロセッサとメモリとを接続するローカルバスとを有する複数の冗長構成のプロセッサモジュールを含み、これ等プロセッサモジュールを相互接続するシステムバスを介して周辺機器に対して常に正しいデータを出力するフオールトトレラント構成の情報処理システムであって、前記プロセッサモジュールの各々に対応して設けられ対応プロセッサモジュールの出力データと他のプロセッサモジュールの出力データを比較する複数の比較手段と、前記比較結果に従って正しいデータを前記システムバスへ出力する制御手段とを含むことを特徴とする情報処理システム。
IPC (4件):
G06F 11/18 310 ,  G06F 11/18 ,  G06F 15/16 460 ,  G06F 15/16 470
FI (4件):
G06F 11/18 310 C ,  G06F 11/18 310 E ,  G06F 15/16 460 D ,  G06F 15/16 470 H
引用特許:
審査官引用 (3件)

前のページに戻る