特許
J-GLOBAL ID:200903087707336246

電子機器

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 幸男 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-184517
公開番号(公開出願番号):特開平11-015550
出願日: 1997年06月25日
公開日(公表日): 1999年01月22日
要約:
【要約】【解決手段】 基準発振器3を分周して機器のクロック信号を発生させるPLL回路5を、クロック信号制御部4がカウンタ7と、セレクタ6を介して制御して、クロック信号をFM変調し、クロックノイズのスペクトルを拡散する。【効果】 1.ノイズ成分がスペクトル拡散され、ノイズレベルのピーク値が低減するため、無理にクロック周波数を下げて、ノイズが発生しにくい、低い周波数で機器内回路に供給する必要が無くなる。従って回路が簡素化され、コストダウンが可能になる。2.ノイズレベルが低減するため、隣接機器は基より自己の機器内回路の誤動作が少なくなり、動作が安定する。3.更に放射ノイズが低減するため機器ケースが簡素化され、コストダウンが可能になる
請求項(抜粋):
電子機器の主機能部に、動作の基準となるクロック信号を供給するクロック信号発生部と、前記クロック信号発生部の動作を制御して、前記電子機器の主機能部が要求するクロック信号周波数を中心にして、そのクロック信号の周波数をシフトさせるようにFM変調を行なうクロック信号制御部を備えたことを特徴とする、電子機器。
IPC (2件):
G06F 1/04 ,  H04L 25/02
FI (2件):
G06F 1/04 A ,  H04L 25/02 Z

前のページに戻る