特許
J-GLOBAL ID:200903087715878244

アクティブマトリクス基板

発明者:
出願人/特許権者:
代理人 (1件): 山本 秀策
公報種別:公開公報
出願番号(国際出願番号):特願平5-007030
公開番号(公開出願番号):特開平6-214257
出願日: 1993年01月19日
公開日(公表日): 1994年08月05日
要約:
【要約】【目的】 スイッチング素子に連結した欠陥を生じ難くでき、しかも欠陥検出を容易に行うことができるアクティブマトリクス基板を提供する。【構成】 ゲートバスライン10およびソースバスライン20が相互に交差して形成されていると共に、ゲートバスライン10およびソースバスライン20により囲まれた各領域のそれぞれに絵素電極40が形成され、絵素電極40、ゲートバスライン10、ソースバスライン20にTFT30が電気的に接続されているアクティブマトリクス基板において、隣合う2つのゲートバスライン10、10により挟まれた複数の絵素電極40からなる絵素電極列の各々が、隣接する2つの絵素電極40の一方を2つのゲートバスライン10、10の片方とTFT30を介して接続し、他方の絵素電極40をもう片方のゲートバスライン10とTFT30を介して接続した状態に設けられている。
請求項(抜粋):
複数の走査配線および複数の信号配線が相互に交差して形成されていると共に、該走査配線および信号配線により囲まれた各領域のそれぞれに絵素電極が形成され、絵素電極、走査配線及び信号配線にスイッチング素子が電気的に接続されているアクティブマトリクス基板において、隣合う2つの走査配線により挟まれた複数の絵素電極からなる絵素電極列の各々が、隣接する2つの絵素電極の一方を該当する絵素電極列を挟む2つの走査配線の片方とスイッチング素子を介して接続し、他方の絵素電極をもう片方の走査配線とスイッチング素子を介して接続した状態に設けられているアクティブマトリクス基板。
IPC (4件):
G02F 1/136 500 ,  G02F 1/133 550 ,  G02F 1/1335 505 ,  H01L 29/784

前のページに戻る