特許
J-GLOBAL ID:200903087992844969

デジタル・ビデオ信号処理装置

発明者:
出願人/特許権者:
代理人 (1件): 松隈 秀盛
公報種別:公開公報
出願番号(国際出願番号):特願2000-006746
公開番号(公開出願番号):特開2001-197439
出願日: 2000年01月14日
公開日(公表日): 2001年07月19日
要約:
【要約】【課題】 IEEE1394準拠バスから受信したDV方式のデータを記録媒体上に記録する際に、規格通りの順序で、欠落部を補間して記録できるようにするデジタル・ビデオ信号処理装置を提供すること。【解決手段】 受信データ中のIDを検出するID検出回路と、検出したIDをアドレスに変換するID/アドレス変換回路と、変換されたアドレスを受けてバッファ・メモリを制御するメモリ・コントローラと、受信データを一次記憶し、上記メモリ・コントローラの制御の下に、規格どおりの順序に並べかえて出力するバッファ・メモリと、を設け、上記バッファ・メモリからの出力をビデオ記録装置へ供給するようにする。
請求項(抜粋):
IEEE1394準拠バスから受信したDV方式のデータを記録媒体上に記録する装置に用いられるデジタル・ビデオ信号処理装置であって、受信データ中のIDを検出するID検出回路と、検出したIDをアドレスに変換するID/アドレス変換回路と、変換されたアドレスを受けてバッファ・メモリを制御するメモリ・コントローラと、受信データを一次記憶し、上記メモリ・コントローラの制御の下に、規格どおりの順序に並べかえて出力するバッファ・メモリと、を有し、上記バッファ・メモリからの出力をビデオ記録装置へ供給するようにしたデジタル・ビデオ信号処理装置。
IPC (4件):
H04N 5/92 ,  G11B 20/10 ,  H04N 5/907 ,  H04N 7/24
FI (4件):
G11B 20/10 D ,  H04N 5/907 B ,  H04N 5/92 H ,  H04N 7/13 A
Fターム (36件):
5C052GA00 ,  5C052GA09 ,  5C052GB01 ,  5C052GD01 ,  5C052GE04 ,  5C052GF05 ,  5C053FA27 ,  5C053GB05 ,  5C053GB06 ,  5C053GB15 ,  5C053HA33 ,  5C053JA21 ,  5C053JA24 ,  5C053KA01 ,  5C053KA19 ,  5C053KA30 ,  5C053LA11 ,  5C059KK01 ,  5C059LB13 ,  5C059PP01 ,  5C059PP04 ,  5C059RB02 ,  5C059RB09 ,  5C059RB16 ,  5C059RC01 ,  5C059RC02 ,  5C059RD03 ,  5C059SS11 ,  5C059UA36 ,  5D044AB05 ,  5D044AB07 ,  5D044BC01 ,  5D044CC03 ,  5D044DE38 ,  5D044EF03 ,  5D044HL11

前のページに戻る