特許
J-GLOBAL ID:200903088962265707

記憶装置

発明者:
出願人/特許権者:
代理人 (1件): 竹内 進 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-141687
公開番号(公開出願番号):特開平8-335357
出願日: 1995年06月08日
公開日(公表日): 1996年12月17日
要約:
【要約】【目的】上位装置から発行されるコマンドの時間間隔をモニタしてパワーセーブに適切なタイミングで決めて最も効率良く消費電力を低減する。【構成】測定手段60により上位装置から発行されるコマンドを終始タイミングとしてコマンド間隔の時間Tを測定し、タイミング決定手段66は、測定手段62により測定されたコマンド間隔の測定時間Tによりパワーセーブするタイミングt1〜t4を可変する。パワーセーブ制御手段68は、上位装置から受領したコマンドの実行を終了した後、タイミング決定手段66で決定されたタイミングtiから次にコマンドが得られるまでパワーセーブ状態に制御する。
請求項(抜粋):
上位装置から発行されるコマンドを終始タイミングとしてコマンド間隔の時間を測定する測定手段と、前記測定手段により測定されたコマンド間隔の測定時間によりパワーセーブするタイミングを可変するタイミング決定手段と、前記上位装置から受領したコマンドの実行を終了した後、前記タイミング決定手段で決定されたタイミングから次にコマンドが得られるまでパワーセーブ状態に制御するパワーセーブ制御手段と、を備えたことを特徴とする記憶装置。
IPC (3件):
G11B 19/00 501 ,  G11B 19/02 501 ,  G11B 20/10
FI (3件):
G11B 19/00 501 H ,  G11B 19/02 501 K ,  G11B 20/10 D
引用特許:
審査官引用 (3件)

前のページに戻る