特許
J-GLOBAL ID:200903089156155477
半導体集積回路
発明者:
,
,
出願人/特許権者:
代理人 (1件):
外川 英明
公報種別:公開公報
出願番号(国際出願番号):特願2000-195583
公開番号(公開出願番号):特開2002-015582
出願日: 2000年06月29日
公開日(公表日): 2002年01月18日
要約:
【要約】【課題】 連続したデータ出力時の充放電速度を落とすことなく、十分な出力レベルを持つ出力波形をデータ出力回路から出力させて、システムマージンの低下を防止することを目的とする。【解決手段】 データ出力の開始時に駆動される制御信号ctrlを用いて、一時的に出力増強回路7,8,9を用いて出力回路4,5,8の能力を増強し、出力波形の出力レベルと、出力タイミングを改善して、チップ外部にある負荷容量12を高速に駆動するデータ出力回路を提供する。
請求項(抜粋):
複数サイクルの期間連続してデータを出力するバーストリード機能を有する同期式半導体集積回路において、クロック信号に同期して、出力端子から複数サイクルの期間連続してデータを出力するデータ出力回路と、バーストリードの最初のサイクルを含む1サイクル以上の期間、前記データ出力回路のドライブ能力を増強する出力増強回路とを有することを特徴とする半導体集積回路。
IPC (5件):
G11C 11/417
, G11C 11/413
, G11C 11/409
, G11C 11/407
, H03K 19/0175
FI (5件):
G11C 11/34 305
, G11C 11/34 J
, G11C 11/34 354 Q
, G11C 11/34 362 S
, H03K 19/00 101 F
Fターム (21件):
5B015HH01
, 5B015JJ11
, 5B015JJ21
, 5B015KB36
, 5B015KB84
, 5B015NN03
, 5B015QQ10
, 5B015QQ11
, 5B024AA03
, 5B024BA21
, 5B024BA29
, 5B024CA07
, 5B024CA11
, 5J056AA04
, 5J056BB13
, 5J056DD28
, 5J056DD51
, 5J056FF07
, 5J056FF08
, 5J056GG10
, 5J056KK01
引用特許:
審査官引用 (1件)
-
半導体記憶装置
公報種別:公開公報
出願番号:特願平6-175446
出願人:東芝マイクロエレクトロニクス株式会社, 株式会社東芝
前のページに戻る