特許
J-GLOBAL ID:200903089519687697

増幅回路

発明者:
出願人/特許権者:
代理人 (2件): 須藤 克彦 ,  岡田 敬
公報種別:公開公報
出願番号(国際出願番号):特願2004-143905
公開番号(公開出願番号):特開2005-037897
出願日: 2004年05月13日
公開日(公表日): 2005年02月10日
要約:
【課題】サンプリングトランジスタによってサンプリングされた信号を低消費電力で増幅する。【解決手段】 本発明の増幅回路はサンプリングトランジスタSTによってサンプリングされた表示電圧信号Vsigを増幅する増幅回路であり、表示電圧信号Vsigが出力されるドレイン信号ラインDLにMOS容量として機能する薄膜トランジスタT1を接続し、この薄膜トランジスタT1のゲートに昇圧パルスVP1を印加する。そして、上昇パルスの時間遷移の途中で薄膜トランジスタT1がオンからオフに変化するようにし、薄膜トランジスタT1のオンオフ時のゲート容量値の差を利用して信号を増幅するものである。【選択図】 図1
請求項(抜粋):
サンプリングトランジスタと、 前記サンプリングトランジスタによってサンプリングされた信号が入力される信号ラインと、 前記信号ラインにソース及びドレインが接続されたMOSトランジスタと、 前記MOSトランジスタのゲートに印加されるパルスを発生するパルス発生回路と、を具備し、 前記パルスの時間遷移の途中で前記MOSトランジスタがオンからオフに変化することにより前記信号を増幅することを特徴とする増幅回路。
IPC (4件):
G09G3/20 ,  G02F1/133 ,  G09G3/30 ,  G09G3/36
FI (6件):
G09G3/20 623B ,  G09G3/20 611A ,  G09G3/20 623L ,  G02F1/133 550 ,  G09G3/30 J ,  G09G3/36
Fターム (26件):
2H093NA16 ,  2H093NA53 ,  2H093NC13 ,  2H093NC15 ,  2H093NC23 ,  2H093NC34 ,  2H093ND06 ,  2H093ND39 ,  5C006AC11 ,  5C006AC21 ,  5C006AF75 ,  5C006BB16 ,  5C006BC06 ,  5C006BC13 ,  5C006BC20 ,  5C006BF11 ,  5C006BF25 ,  5C006BF34 ,  5C006FA47 ,  5C080AA06 ,  5C080AA10 ,  5C080BB05 ,  5C080DD26 ,  5C080FF11 ,  5C080JJ03 ,  5C080JJ04
引用特許:
出願人引用 (1件)

前のページに戻る