特許
J-GLOBAL ID:200903089851114943

PROM切替制御回路

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 均
公報種別:公開公報
出願番号(国際出願番号):特願平8-092057
公開番号(公開出願番号):特開平9-258976
出願日: 1996年03月21日
公開日(公表日): 1997年10月03日
要約:
【要約】【課題】システムの制御部の最上位のCPUのフラッシュメモリ内のプログラムの更新を可能にする。【解決手段】最上位のCPUと、このCPUを動作させるプログラムを格納するプログラム領域およびこのCPUを動作させる新しいプログラムを格納するダウンロード領域をそれぞれ有する第一のPROMおよび第二のPROMと、前記CPUにリセット信号を出力すると共に新しいプログラムを書き込むべき前記第一若しくは第二のPROMを前記CPUからの制御信号により切り替えるセレクタとで構成され、前記CPUが復帰したとき選択されているPROMのプログラム領域のプログラムで前記CPUを動作させる。
請求項(抜粋):
最上位のCPUと、このCPUを動作させるプログラムを格納するプログラム領域およびこのCPUを動作させる新しいプログラムを格納するダウンロード領域をそれぞれ有する第一のPROMおよび第二のPROMと、前記CPUにリセット信号を出力すると共に前記第一若しくは第二のPROMを前記CPUからの制御信号により切り替えるセレクタとで構成され、前記CPUが復帰したとき選択されているPROMのプログラム領域のプログラムで前記CPUを動作させることを特徴とするPROM切替制御回路。
IPC (2件):
G06F 9/06 540 ,  G06F 11/28 330
FI (2件):
G06F 9/06 540 L ,  G06F 11/28 330 B

前のページに戻る