特許
J-GLOBAL ID:200903089860074733

画素構造のアレイ、および画素構造の行または列の選択方法

発明者:
出願人/特許権者:
代理人 (6件): 深見 久郎 ,  森田 俊雄 ,  仲村 義平 ,  堀井 豊 ,  野田 久登 ,  酒井 將行
公報種別:公開公報
出願番号(国際出願番号):特願2004-257414
公開番号(公開出願番号):特開2005-160024
出願日: 2004年09月03日
公開日(公表日): 2005年06月16日
要約:
【課題】 半導体画素アレイの歩留りを改良する方法およびデバイスを提供する。【解決手段】 画素の歩留りを向上させるために、直列に結合された少なくとも2つの選択スイッチを含む画素構造が説明されている。また、行および列に論理的に構成されたそのような画素構造を含むアレイ、および、そのようなアレイにおいて画素構造の行または列を選択するための方法が説明されている。【選択図】 図2
請求項(抜粋):
行および列に論理的に構成された画素構造のアレイであって、各画素構造は、直列に結合された少なくとも2つの、行選択スイッチまたは列選択スイッチを含む、画素構造のアレイ。
IPC (2件):
H04N5/335 ,  H01L27/146
FI (2件):
H04N5/335 E ,  H01L27/14 A
Fターム (9件):
4M118AB01 ,  4M118BA14 ,  4M118CA02 ,  4M118FA06 ,  4M118FA33 ,  4M118FA42 ,  5C024GX03 ,  5C024GY39 ,  5C024HX50
引用特許:
審査官引用 (3件)

前のページに戻る