特許
J-GLOBAL ID:200903090107079780

半導体集積回路及び記憶媒体

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平11-061157
公開番号(公開出願番号):特開2000-258500
出願日: 1999年03月09日
公開日(公表日): 2000年09月22日
要約:
【要約】【課題】シフトスキャン方式で設計された半導体集積回路について、テストデータ量を削減し、スキャンデータ入出力端子数あるいはテスト時間を削減可能な半導体集積回路を提供する。【解決手段】シフトスキャン方式で設計された半導体集積回路101において、シフトレジスタとして動作する複数のスキャン機能付FF111〜113,131〜133と、各々のスキャン機能付FFを接続するスキャンチェーン110からなる2つの部分回路171,172を有し、その部分回路171,172は、1つの分岐点153にて結線されている。
請求項(抜粋):
シフトスキャン方式で設計された半導体集積回路において、シフトレジスタとして動作する複数のフリップフロップ回路を有するスキャンチェーンを少なくとも2つ有し、少なくとも2つの前記スキャンチェーンは、1つの入力端子にて結線されている半導体集積回路。
IPC (2件):
G01R 31/28 ,  G06F 11/22 360
FI (2件):
G01R 31/28 G ,  G06F 11/22 360 U
Fターム (10件):
2G032AA04 ,  2G032AC10 ,  2G032AK15 ,  2G032AK16 ,  5B048AA20 ,  5B048CC20 ,  5B048DD05 ,  5B048DD16 ,  9A001BB05 ,  9A001LZ05

前のページに戻る