特許
J-GLOBAL ID:200903090174742922
低消費電力マイクロプロセッサ
発明者:
出願人/特許権者:
代理人 (1件):
前田 弘 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-170917
公開番号(公開出願番号):特開平10-020959
出願日: 1996年07月01日
公開日(公表日): 1998年01月23日
要約:
【要約】【課題】 マイクロプロセッサ内部の各機能ブロックの動作及び停止をパイプライン制御によりダイナミックに制御して、マイクロプロセッサの動作に必要な機能ブロックのみを動作させ、低消費電力化を図る。【解決手段】 パイプライン制御により動作するマイクロプロセッサの命令セットを構成する各命令コードの内部に電力制御フラグLP(1:0) を設ける。この電力制御フラグLP(1:0) はデコーダ301により解読され、3個のパイプラインレジスタ302、303、304により、各々、実行ステージのパイプライン制御信号LP_E、メモリステージのパイプライン制御信号LP_M、及び格納ステージのパイプライン制御信号LP_Wが生成される。これ等のパイプライン制御信号は、各々、マイクロプロセッサ内の図示しない演算実行部、メモリ、及び汎用レジスタに出力される。
請求項(抜粋):
複数の命令コードから構成される命令セットを有し、前記各命令コードは、マイクロプロセッサ内部の各機能ブロックの動作及び停止を制御するための情報としての電力制御フラグと、命令処理操作を指定するためのオペコードと、オペランド等を指定するための拡張部とから構成されることを特徴とする低消費電力マイクロプロセッサ。
前のページに戻る