特許
J-GLOBAL ID:200903090209596096
コンピュータ・システム
発明者:
,
,
,
,
,
,
,
出願人/特許権者:
代理人 (1件):
頓宮 孝一 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-108354
公開番号(公開出願番号):特開平6-035875
出願日: 1993年05月10日
公開日(公表日): 1994年02月10日
要約:
【要約】【目的】 新規な大規模並列プロセッサおよびコンピュータ・システムの提供。【構成】 大規模並列アプリケーション用の並列アレイ・プロセッサが、DRAM処理機構を備えた低出力CMOSによって形成され、単一のチップ上に処理要素を組み込んでいる。単一チップ上の8個のプロセッサが、それ自体に結合された処理要素、大規模なメモリ、および入出力機構を有し、ハイパーキューブに基づく修正されたトポロジーによって相互接続される。これらのノードは、次いでハイパーキューブ・ネットワーク・トポロジー、修正ハイパーキューブ・ネットワーク・トポロジー、リング・ネットワーク・トポロジーまたはリング内リング・ネットワーク・トポロジーによって相互接続される。
請求項(抜粋):
大規模並列マシンとして編成されるプロセッサ・メモリ要素の複数のノードを備え、前記ノードはノードへの内部通信経路および外部通信経路に沿ったプロセッサ・メモリ要素間の並列通信経路を備えるn次元ネットワーク・クラスタとして相互接続されて処理アレイをもたらし、さらに、ノード・アレイ用のクラスタ制御装置を備えるコンピュータ・システム。
IPC (2件):
G06F 15/16 390
, G06F 15/80
引用特許:
審査官引用 (3件)
-
特開平4-139566
-
特開平1-216459
-
特開平1-137359
前のページに戻る