特許
J-GLOBAL ID:200903090288811274

フラットディスプレイ用クロック再生回路

発明者:
出願人/特許権者:
代理人 (1件): 服部 毅巖
公報種別:公開公報
出願番号(国際出願番号):特願平5-320722
公開番号(公開出願番号):特開平7-175437
出願日: 1993年12月21日
公開日(公表日): 1995年07月14日
要約:
【要約】【目的】 CRT駆動用信号からフラットディスプレイ用のビデオ信号をサンプリングするためのクロック信号を再生するフラットディスプレイ用クロック再生回路において、水平同期信号、ビデオ信号及びクロック信号の3者間の位相関係が常に一定であるようなクロック信号を再生する。【構成】 水平同期信号からクロック信号を再生する位相同期回路1と、ビデオ信号と位相同期回路1によって再生されたクロック信号との位相を比較するビデオ信号用位相比較回路2と、このビデオ信号用位相比較回路2による位相比較結果を基に位相同期回路1に入力される水平同期信号の位相を調整する水平同期信号用位相調整回路5とによって構成し、位相同期回路1に入力する水平同期信号の位相を、水平同期信号から再生したクロック信号とビデオ信号との位相のずれに応じて、調整するようにした。
請求項(抜粋):
CRT駆動用信号からフラットディスプレイ用のビデオ信号をサンプリングするためのクロック信号を再生するフラットディスプレイ用クロック再生回路において、前記CRT駆動用信号の水平同期信号からクロック信号を再生する位相同期回路と、前記CRT駆動用信号のビデオ信号と前記位相同期回路によって再生されたクロック信号との位相を比較するビデオ信号用位相比較回路と、前記ビデオ信号用位相比較回路による位相比較結果を基に前記位相同期回路に入力される水平同期信号の位相を調整する水平同期信号用位相調整回路と、によって構成されることを特徴とするフラットディスプレイ用クロック再生回路。
IPC (3件):
G09G 3/20 ,  G09G 5/12 ,  H04N 5/06

前のページに戻る