特許
J-GLOBAL ID:200903090289088991

容量性フラッシュアナログ-ディジタル変換器用電子回路

発明者:
出願人/特許権者:
代理人 (1件): 杉村 興作 (外1名)
公報種別:公表公報
出願番号(国際出願番号):特願2000-590301
公開番号(公開出願番号):特表2002-533973
出願日: 1999年12月01日
公開日(公表日): 2002年10月08日
要約:
【要約】容量性比較器の並列枝路アレイを用いて、第1アナログ信号と第2アナログ信号との比をディジタルコード表現に変換するための容量性フラッシュアナログ-ディジタル変換器用電子回路である。各枝路は、その枝路のアレイインデックスに従ってディジタルコードの1ビットを同時に計算する。第1アナログ信号は正の第1信号ノード及び負の第1信号ノードを具えている第1信号ノード間に電圧差として供給する。第2アナログ信号は正の第2信号ノード及び負の第2信号ノードを具えている第2信号ノード間に電圧差として供給する。
請求項(抜粋):
第1と第2アナログ信号の比を、並列アレイの容量性比較器の枝路を用いてディジタルコード表現に変換するための容量性フラッシュアナログ-ディジタル変換器用電子回路であって、各枝路がそのアレイインデックスに従ってディジタルコードの1ビットを同時に計算し、前記第1アナログ信号が、正の第1信号ノード及び負の第1信号ノードを具えている第1信号ノード間に電圧差として供給され、前記第2アナログ信号が、正の第2信号ノード及び負の第2信号ノードを具えている第2信号ノード間に電圧差として供給され、各枝路が:(i) 正入力ノード、負入力ノード、正出力ノード及び負出力ノードを有する比較器と、(ii) 前記比較器の正入力ノードに接続した正の共通プレートを有している正の第1及び第2コンデンサと、(iii) 前記比較器の負入力ノードに接続した負の共通プレートを有している負の第1及び第2コンデンサと、(iv) 第1及び第2帰還スイッチとを具え前記正の第1及び第2コンデンサが、前記第1及び第2信号ノードにそれぞれ切換え自在に接続される正の第1及び第2対向プレートもそれぞれ有し、且つ前記負の第1及び第2コンデンサも、前記第1及び第2信号ノードにそれぞれ切換え自在に接続される負の第1及び第2対向プレートをそれぞれ有するようにしたことを特徴とする容量性フラッシュアナログ-ディジタル変換器用電子回路。
Fターム (10件):
5J022AA06 ,  5J022AA14 ,  5J022BA03 ,  5J022BA05 ,  5J022BA09 ,  5J022CA09 ,  5J022CE01 ,  5J022CF01 ,  5J022CF07 ,  5J022CG01

前のページに戻る