特許
J-GLOBAL ID:200903090392359715

電源選択回路

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-229092
公開番号(公開出願番号):特開平6-086458
出願日: 1992年08月28日
公開日(公表日): 1994年03月25日
要約:
【要約】【目的】複数の電源端子の電位設定にあたり、各電源端子の制限を受けることなく電圧を設定できるようにすることにある。【構成】複数の電源端子V1,V2に接続される抵抗R1〜R4と、それらの抵抗R1〜R4からの出力を比較するコンパレータ1と、このコンパレータ1の出力を波形整形するインバータ2,3と、これらのインバータ2,3の出力によりON/OFFするP型MOSトランジスタ4,6と、これらのP型MOSトランジスタ4,6がONしていないときに電圧を供給するダイオード5,7とを有する。各電源端子V1,V2の電位をコンパレータ1で比較し、その比較結果により最も高い電位を有する電源端子を出力電源V0とする。従って、各電源端子V1,V2の電位で動作している機能ブロック間のインターフェイスをこの電位で行ない、各電源端子V1,V2の設定電位を他の電源端子からの制約を受けないようにする。
請求項(抜粋):
電位の異なる複数の電源入力端子と、各々の電源電圧を分圧する抵抗群と、前記抵抗群からの出力電圧を比較するコンパレータと、前記コンパレータの出力波形を整形する論理ゲートと、前記論理ゲートの出力によりON/OFFするP型MOSトランジスタと、前記論理ゲートが動作していないとき電源出力端子に電圧を供給するダイオードとを有することを特徴とする電源選択回路。
IPC (4件):
H02J 1/00 304 ,  H02J 1/00 306 ,  G05F 1/56 310 ,  H03K 19/00
引用特許:
審査官引用 (5件)
  • 特開昭61-218325
  • 特開昭62-031340
  • 特開昭63-124724
全件表示

前のページに戻る