特許
J-GLOBAL ID:200903090461811005
PLL回路
発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平7-172236
公開番号(公開出願番号):特開平9-023154
出願日: 1995年07月07日
公開日(公表日): 1997年01月21日
要約:
【要約】【目的】 異なる係数でロックする可能性のある場合は、所定の一方の係数を選択して設定するPLL回路を提供することを目的としている。【構成】 位相比較部1と、LPF(ループフィルタ)2と、VCO(電圧制御発振器)3と、係数乗算器4と、1/N分周器5と、入力する基準信号と1/N分周器よりの比較信号よりロック外れとその方向を検出するアンロック検出回路6と、前記アンロック検出信号に基づき前記係数乗算器の係数を設定する係数制御部9とで構成するPLL回路において、ロックする複数のVCO制御電圧を比較して係数の制御方向を判別し方向判別信号を出力する制御方向判別部7と、前記アンロック検出信号及び、方向判別信号により係数のアップまたはダウンを切り替えて制御するアップダウン制御回路8とを設け、該アップダウン制御信号により前記係数制御部を制御して前記係数乗算器の係数を決定するようにした。
請求項(抜粋):
入力する基準信号と1/N分周器よりの比較信号の位相を比較して位相差検出信号を出力する位相比較部と、前記位相差検出信号を積分して高周波成分を除去しVCO制御電圧を出力するLPF(ループフィルタ)と、前記VCO制御電圧に応じた周波数の信号を発生するVCO(電圧制御発振器)と、該VCOよりの信号に所定の可変係数を乗算してクロック信号を出力する係数乗算器と、該係数乗算器よりのクロック信号を1/N分周して比較信号を出力する前記1/N分周器と、前記基準信号と比較信号よりロック外れとアンロック方向を検出するアンロック検出回路と、前記アンロック検出回路よりのアンロック検出信号に基づき前記係数乗算器の係数を設定する係数制御部とで構成するPLL回路において、係数を可変したときにロックする複数のVCO制御電圧を比較して係数の制御方向を判別して方向判別信号を出力する制御方向判別部と、前記アンロック検出信号及び、方向判別信号により係数のアップまたはダウンを切り替えて制御するアップダウン制御回路とを設け、該アップダウン制御回路よりのアップダウン制御信号により前記係数制御部を制御して前記係数乗算器の係数を決定するようにしてなることを特徴とするPLL回路。
前のページに戻る