特許
J-GLOBAL ID:200903090673295783

降圧型DC-DCコンバータ

発明者:
出願人/特許権者:
代理人 (1件): 森田 雄一
公報種別:公開公報
出願番号(国際出願番号):特願2003-105021
公開番号(公開出願番号):特開2004-312913
出願日: 2003年04月09日
公開日(公表日): 2004年11月04日
要約:
【課題】同期整流用MOSFETのボディダイオードの導通期間を短縮し、導通損失を低減させて電力変換効率を向上させる。【解決手段】同期整流式の降圧型DC-DCコンバータにおいて、ハイサイド側MOSFET2及びローサイド側MOSFET3に対するゲート信号を出力する制御回路22bが、平滑コンデンサ5の両端電圧を一定に制御するためのパルス幅制御信号aの反転論理信号dとMOSFET3の両端電圧の反転論理信号との論理積信号をMOSFET3のゲート信号として出力するためのNOT回路13,19、AND回路21、ローサイドドライバ17と、MOSFET3のゲート電圧の反転論理信号と前記パルス幅制御信号aとの論理積信号をMOSFET2のゲート信号として出力するためのNOT回路18、AND回路20、ハイサイドドライバ16と、を備える。【選択図】 図1
請求項(抜粋):
直流電源に対し並列に、主スイッチング素子としてのハイサイド側MOSFETと同期整流素子としてのローサイド側MOSFETとの直列回路を接続し、ローサイド側MOSFETのドレイン-ソース間に平滑リアクトルと平滑コンデンサとを直列に接続すると共に、ハイサイド側MOSFET及びローサイド側MOSFETを交互にオンオフさせることにより前記直流電源の電圧を降圧して前記平滑コンデンサの両端に接続された負荷に一定電圧を供給する同期整流式の降圧型DC-DCコンバータにおいて、 ハイサイド側MOSFET及びローサイド側MOSFETに対するゲート信号を出力する制御回路が、 平滑コンデンサの両端の電圧を一定に制御するためのパルス幅制御信号の反転論理信号とローサイド側MOSFETの両端電圧の反転論理信号との論理積信号をローサイド側MOSFETのゲート信号として出力する手段と、 ローサイド側MOSFETのゲート電圧の反転論理信号と前記パルス幅制御信号との論理積信号をハイサイド側MOSFETのゲート信号として出力する手段と、 を備えたことを特徴とする降圧型DC-DCコンバータ。
IPC (1件):
H02M3/28
FI (1件):
H02M3/28 H
Fターム (10件):
5H730AA14 ,  5H730AS05 ,  5H730BB13 ,  5H730DD04 ,  5H730DD16 ,  5H730DD32 ,  5H730FD03 ,  5H730FD26 ,  5H730FF02 ,  5H730FG05

前のページに戻る