特許
J-GLOBAL ID:200903090842187316

マイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): 井出 直孝
公報種別:公開公報
出願番号(国際出願番号):特願平4-135233
公開番号(公開出願番号):特開平5-324871
出願日: 1992年05月27日
公開日(公表日): 1993年12月10日
要約:
【要約】【目的】 HALT命令やSTOP命令を用いずに、必要の無いハードウェアへの動作クロック信号の供給を停止し、消費電力の低減を図る。【構成】 各周辺ハードウェア(41〜44)は、自装置の動作をあらかじめ指定するデータを記憶し所定の信号を出力する動作指定記憶手段(54)と、CPU20からの自装置へのデータアクセスを検知する検知手段(51、52)と、動作指定記憶手段の出力信号および検知手段の出力信号(107)に従い、CPUから供給される動作クロック信号102を自装置への動作クロック信号109として周辺ハードウェアコア56へ、自装置がアクセスされたときは供給し、アクセスされないときは供給を止める制御を行う個別クロック制御手段(53、55)とを備えている。
請求項(抜粋):
複数の周辺ハードウェアと、前記複数の周辺ハードウェアへの動作クロック信号を含み動作クロック信号の供給を制御するクロック制御手段を有する中央処理装置とを備えたマイクロコンピュータにおいて、各周辺ハードウェアは、自周辺ハードウェアの動作をあらかじめ指定するデータを記憶し所定の信号を出力する動作指定記憶手段と、前記中央処理装置からの自周辺ハードウェアへのデータアクセスを検知する検知手段と、前記動作指定記憶手段の出力信号および前記検知手段の出力信号に従い、前記中央処理装置から供給される動作クロック信号の自周辺ハードウェアへの供給を制御する個別クロック制御手段とを含むことを特徴とするマイクロコンピュータ。
IPC (2件):
G06F 15/78 510 ,  G06F 1/04 301

前のページに戻る