特許
J-GLOBAL ID:200903091017717490

信号制御回路

発明者:
出願人/特許権者:
代理人 (1件): 三好 秀和 (外7名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-037956
公開番号(公開出願番号):特開2001-228827
出願日: 2000年02月16日
公開日(公表日): 2001年08月24日
要約:
【要約】【課題】 駆動回路を内蔵したアクティブマトリクス型液晶表示装置の信号制御回路において、信号線ドライバ内のシフトレジスタを構成するTFTの特性バラツキによる信号線の選択期間と映像信号の位相関係のずれを解消する。【解決手段】 n+1段目のブロックに供給されたASW(n+1)制御信号と、基準パルスとを位相比較回路15で比較し、その位相差を検出してタイミングコントロール回路11の位相補正回路17へ出力する。位相補正回路17では、前記2つの信号の位相差に応じて、タイミングコントローラ16から出力されるクロックパルスの位相を補正する。
請求項(抜粋):
マトリクス状に配置された複数の信号線及び複数の走査線、前記信号線と走査線の各交点近傍に配置されたスイッチ素子及び前記スイッチ素子に接続された画素電極とを含むアレイ基板と、前記画素電極に対向する対向電極を含む対向基板と、前記基板間に介在された光変調層と、前記信号線及び走査線のそれぞれの駆動回路とを備えた液晶表示装置に、少なくとも映像信号、クロックパルス及びスタートパルスを供給する信号制御回路において、前記信号線の駆動回路から前記信号線を複数本づつ順次選択するために出力されるスイッチ制御信号の一つと、基準パルス信号との位相差を検出する位相比較回路と、前記基準パルス信号を発生する基準パルス発生回路と、前記位相比較回路で検出された位相差に応じて、前記液晶表示装置に供給するクロックパルスの位相を補正する位相補正回路と、を備えたことを特徴とする信号制御回路。
IPC (2件):
G09G 3/36 ,  G09G 3/20 622
FI (2件):
G09G 3/36 ,  G09G 3/20 622 D
Fターム (26件):
5C006AA01 ,  5C006AF46 ,  5C006AF61 ,  5C006AF82 ,  5C006BB16 ,  5C006BC12 ,  5C006BC20 ,  5C006BF03 ,  5C006BF06 ,  5C006BF14 ,  5C006BF22 ,  5C006BF24 ,  5C006BF26 ,  5C006BF46 ,  5C006EB05 ,  5C006FA20 ,  5C006FA21 ,  5C080AA10 ,  5C080BB05 ,  5C080DD03 ,  5C080EE17 ,  5C080FF11 ,  5C080GG07 ,  5C080GG08 ,  5C080JJ02 ,  5C080JJ04

前のページに戻る