特許
J-GLOBAL ID:200903091072842244

受信回路インタフェ-ス

発明者:
出願人/特許権者:
代理人 (1件): 高橋 明夫 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-016081
公開番号(公開出願番号):特開2000-216833
出願日: 1999年01月25日
公開日(公表日): 2000年08月04日
要約:
【要約】【課題】 有線ディジタル伝送路で接続された送信装置側と受信装置側の回路電源がともにオン状態となっている時は、インピーダンス不整合による入力信号波形の歪を抑え、送信側がオン、受信側がオフ状態の時は、送信装置側の回路電源による受信装置への電流流入を阻止すること。【解決手段】 受信回路に電源電圧を供給するための電源電圧供給線106と、上記受信回路の入力信号線109と上記電源電圧供給線106との間に接続されたクランプ回路302と、上記電源電圧供給線106に接続された電源電圧監視回路301とからなり、上記電源電圧監視回路301の出力信号により上記電源電圧の状態に応じて、上記クランプ回路302をオンまたはオフ状態に制御することを特徴とする受信回路インタフェース。
請求項(抜粋):
受信回路に電源電圧を供給するための電源電圧供給線と、上記受信回路の入力信号線と上記電源電圧供給線との間に接続されたクランプ回路と、上記電源電圧供給線に接続された電源電圧監視回路とからなり、上記電源電圧監視回路の出力信号により上記電源電圧の状態に応じて、上記クランプ回路をオンまたはオフ状態に制御することを特徴とする受信回路インタフェース。
IPC (2件):
H04L 25/02 ,  H03K 19/0175
FI (3件):
H04L 25/02 R ,  H03K 19/00 101 Q ,  H03K 19/00 101 K
Fターム (14件):
5J056AA01 ,  5J056BB45 ,  5J056BB51 ,  5J056CC03 ,  5J056CC12 ,  5J056DD27 ,  5J056DD55 ,  5J056GG06 ,  5K029AA01 ,  5K029AA18 ,  5K029DD02 ,  5K029HH01 ,  5K029JJ08 ,  5K029LL06

前のページに戻る