特許
J-GLOBAL ID:200903091187698953

電気二重層キャパシタセパレータおよびその製造方法

発明者:
出願人/特許権者:
代理人 (1件): 大川 宏
公報種別:公開公報
出願番号(国際出願番号):特願平11-078417
公開番号(公開出願番号):特開2000-277386
出願日: 1999年03月23日
公開日(公表日): 2000年10月06日
要約:
【要約】【課題】薄くても取り扱いが容易となり、内部抵抗の低減に有効な電気二重層キャパシタセパレータおよびその製造方法を提供する。【解決手段】電気二重層キャパシタセパレータは、電気絶縁性をもつセラミックス粉末粒子が電解液に耐性のあるバインダで結合されており、且つ、電気二重層キャパシタの正極および/または負極の表面に一体的に接合されており、厚み方向に連通する多孔性である。本明に係る電気二重層キャパシタセパレータの製造方法は、電気絶縁性をもつセラミックス粉末粒子と電解液に耐性のあるバインダとを含む混合物5を、電気二重層キャパシタの正極および/または負極の表面に塗布して固化させて一体的に接合することによりセパレータ12を形成する。
請求項(抜粋):
電気絶縁性をもつセラミックス粉末粒子が電解液に耐性のあるバインダで結合されており、且つ、電気二重層キャパシタの正極および/または負極の表面に一体的に接合されており、厚み方向に連通する多孔性であることを特徴とする電気二重層キャパシタセパレータ。
IPC (2件):
H01G 9/02 ,  H01M 2/16
FI (2件):
H01G 9/00 301 C ,  H01M 2/16 M
Fターム (6件):
5H021BB11 ,  5H021BB12 ,  5H021CC00 ,  5H021EE02 ,  5H021EE22 ,  5H021EE23

前のページに戻る