特許
J-GLOBAL ID:200903091411060420

記憶装置

発明者:
出願人/特許権者:
代理人 (1件): 佐野 静夫
公報種別:公開公報
出願番号(国際出願番号):特願平4-065529
公開番号(公開出願番号):特開平5-266685
出願日: 1992年03月24日
公開日(公表日): 1993年10月15日
要約:
【要約】【目的】バーストアクセスのためのアドレス発生用回路がコンパクトに内蔵された記憶装置を提供する。【構成】アドレスバッファ回路10の前段に、アドレスセレクト&バーストアドレス発生回路20を設けることによって、バーストアクセスを可能にしている。アドレスセレクト&バーストアドレス発生回路20を設けるに伴ない、新たに/BURST、/LOAD及びCLK信号の外部入力信号を追加しているが、必ずしも3本とも必要ではない。/BURST信号は、バースト転送モードを示す信号で、'L'レベルのときにバースト転送モードを意味する。/LOAD信号は、バースト転送に入る前にそのバースト転送の先頭のアドレスを設定するサイクルを示す信号で、'L'レベルのときにアドレス信号A0 〜A14を取り込むように指示を行なう。CLK信号は、バースト転送モードにおいて、バーストアドレスをインクリメントさせるためのクロックとして用いる。
請求項(抜粋):
種々のデータの記憶デバイスであって、装置外部から1本乃至3本のバーストアクセス制御用信号を内蔵のバーストアドレス発生回路に入力することによって、バーストアドレスの発生を行なうことを特徴とする記憶装置。
IPC (2件):
G11C 17/18 ,  G06F 12/02 590
引用特許:
審査官引用 (3件)
  • 特開昭63-083990
  • 特開昭57-037795
  • 特開昭57-103177

前のページに戻る