特許
J-GLOBAL ID:200903091505095457

複数の導電性層を有する基板並びにその製造方法及び使用方法

発明者:
出願人/特許権者:
代理人 (4件): 浅村 皓 ,  浅村 肇 ,  安藤 克則 ,  池田 幸弘
公報種別:公表公報
出願番号(国際出願番号):特願2006-513188
公開番号(公開出願番号):特表2006-524750
出願日: 2004年04月21日
公開日(公表日): 2006年11月02日
要約:
透明な導電性材料の層が基板の表面上に配置される。導電性材料の更なる層がこの透明な導電性材料の層上又はこの基板の反対側の表面上に付着される。これらの層が選択的にエッチングされ、電気部品及び電気回路を形成する導電性配線を搭載するためのパッドの配置を得る。
請求項(抜粋):
第一導電性材料の層を基板の表面上に付着させる工程; 第二導電性材料の層を前記第一導電性材料の層上に付着させる工程; 前記第二導電性材料の層の一部分を選択的にエッチングする工程;及び 前記第一導電性材料の層の一部分を選択的にエッチングする工程 を含む、電気回路を製造するための方法。
IPC (5件):
C23F 1/00 ,  H05K 3/06 ,  H05K 3/24 ,  H05K 1/09 ,  C04B 41/91
FI (5件):
C23F1/00 A ,  H05K3/06 A ,  H05K3/24 Z ,  H05K1/09 C ,  C04B41/91 Z
Fターム (58件):
4E351AA02 ,  4E351AA13 ,  4E351AA15 ,  4E351BB01 ,  4E351BB23 ,  4E351BB24 ,  4E351BB32 ,  4E351BB38 ,  4E351BB49 ,  4E351CC01 ,  4E351CC06 ,  4E351DD04 ,  4E351DD31 ,  4E351DD35 ,  4E351GG01 ,  4E351GG15 ,  4K057WA19 ,  4K057WB04 ,  4K057WB05 ,  4K057WN01 ,  4K057WN02 ,  5E339AA01 ,  5E339AB02 ,  5E339AB05 ,  5E339AC01 ,  5E339AD01 ,  5E339AD03 ,  5E339AE01 ,  5E339BB01 ,  5E339BC02 ,  5E339BC05 ,  5E339BD02 ,  5E339BD03 ,  5E339BD08 ,  5E339BD11 ,  5E339BE13 ,  5E339EE10 ,  5E339GG01 ,  5E339GG10 ,  5E343AA02 ,  5E343AA12 ,  5E343AA26 ,  5E343AA34 ,  5E343BB17 ,  5E343BB24 ,  5E343BB59 ,  5E343BB61 ,  5E343BB71 ,  5E343CC55 ,  5E343DD22 ,  5E343DD32 ,  5E343DD76 ,  5E343EE08 ,  5E343EE13 ,  5E343EE36 ,  5E343EE46 ,  5E343GG11 ,  5E343GG18
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る