特許
J-GLOBAL ID:200903091859761578

半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 森本 義弘
公報種別:公開公報
出願番号(国際出願番号):特願平11-338863
公開番号(公開出願番号):特開2001-156258
出願日: 1999年11月30日
公開日(公表日): 2001年06月08日
要約:
【要約】【課題】 瞬間的なピーク電流値を低減して、高機能化のために大規模な回路を搭載できる半導体集積回路を提供することを目的とする。【解決手段】 タイミング制御回路10では、低消費コア11Aの動作時期を決定するタイミング信号CK1とタイミング信号CK1とは位相差を有し低消費コア11Bの動作時期を決定するタイミング信号CK2を作成し、回路ブロックや前記機能ブロック毎に位相差を持たせてピーク電流値を低減する。
請求項(抜粋):
回路ブロック、複数の回路ブロックを有することである特性の機能を実現する機能ブロック、入力回路、出力回路、およびクロック信号を分周して前記回路ブロックと前記機能ブロックの動作タイミングを同期的に時分割に制御するタイミング制御回路を有する半導体集積回路であって、前記タイミング制御回路を、前記回路ブロックや機能ブロックの動作時に、電源と接地電位間を瞬時的に流れる電流が極大となる時間を、前記回路ブロックや前記機能ブロック毎に位相差を持たせるように構成した半導体集積回路。
IPC (3件):
H01L 27/04 ,  H01L 21/822 ,  H03K 19/003
FI (2件):
H03K 19/003 B ,  H01L 27/04 H
Fターム (9件):
5F038BH13 ,  5F038BH19 ,  5F038CD02 ,  5F038DF05 ,  5F038DF07 ,  5F038DF11 ,  5F038EZ20 ,  5J032AB02 ,  5J032AC17

前のページに戻る