特許
J-GLOBAL ID:200903091870180374

消費電流削減機能を有する半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平5-105582
公開番号(公開出願番号):特開平6-314492
出願日: 1993年05月06日
公開日(公表日): 1994年11月08日
要約:
【要約】【目的】複数の回路ブロックのうちのある回路ブロックの機能を使用しない期間にその回路ブロックのAC消費電流だけでなくDC消費電流も削減し得るLSIを提供する。【構成】複数の回路ブロック1〜4と、複数の回路ブロックのうちのある回路ブロックの機能を使用しない期間にその回路ブロックの動作周波数を通常動作時よりも低くするモードに設定するモード設定回路5とを有するIC10において、モード設定回路のモード設定信号に基ずいて使用しない回路ブロックにおけるDC電流源のDC電流値を通常動作時よりも低くするように制御する制御回路121〜124を具備することを特徴とする。
請求項(抜粋):
複数の回路ブロックと、この複数の回路ブロックのうちのある回路ブロックの機能を使用しない期間にその回路ブロックの動作周波数を通常動作時よりも低くするモードに設定するモード設定回路と、このモード設定回路のモード設定信号に基ずいて前記使用しない回路ブロックにおけるDC電流源のDC電流値を通常動作時よりも低くするように制御し、同時に、その回路ブロックの動作周波数を通常動作時よりも低くするように制御する制御回路とを具備することを特徴とする消費電流削減機能を有する半導体集積回路。
IPC (2件):
G11C 11/417 ,  G11C 11/41
FI (2件):
G11C 11/34 305 ,  G11C 11/34 A

前のページに戻る