特許
J-GLOBAL ID:200903091959439916

レギュレータ回路

発明者:
出願人/特許権者:
代理人 (1件): 長尾 常明
公報種別:公開公報
出願番号(国際出願番号):特願平11-195354
公開番号(公開出願番号):特開2001-022455
出願日: 1999年07月09日
公開日(公表日): 2001年01月26日
要約:
【要約】【課題】 電源電圧の投入時や急変時における出力電圧のオーバーシュートやアンダーシュートの発生を防止する。【解決手段】 バイアス回路1で発生した定電圧で誤差増幅器2の動作電流を決定し、該誤差増幅器において基準電圧と出力電圧を比較して出力電圧を一定値に制御するレギュレータ回路において、電源電圧VDDの立ち上がりを検出して前記バイアス回路1の出力電圧を一時的に大きくする制御回路6を設けた。
請求項(抜粋):
基準電圧と出力電圧を比較する誤差増幅器と、該誤差増幅器の動作電流を決める電圧を発生するバイアス回路と、前記誤差増幅器の誤差信号により制御されて出力電圧を出力端子に出力する出力回路と、該出力端子に表れる出力電圧を検出して前記誤差増幅器に帰還する出力検出回路とを具備し、定常状態時に一定の電圧を前記出力端子に出力するレギュレータ回路において、電源電圧の立ち上がりを検出して一定期間前記バイアス回路の出力電圧を前記定常状態時よりも高い電圧に設定する制御回路を設けたことを特徴とするレギュレータ回路。
IPC (2件):
G05F 1/56 310 ,  G05F 1/56 320
FI (2件):
G05F 1/56 310 A ,  G05F 1/56 320 C
Fターム (12件):
5H430BB01 ,  5H430BB05 ,  5H430BB09 ,  5H430BB11 ,  5H430EE06 ,  5H430EE12 ,  5H430FF04 ,  5H430GG04 ,  5H430HH03 ,  5H430LA04 ,  5H430LA08 ,  5H430LA17
引用特許:
審査官引用 (2件)

前のページに戻る