特許
J-GLOBAL ID:200903091996712843

デジタル信号処理装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平6-241250
公開番号(公開出願番号):特開平8-107359
出願日: 1994年10月05日
公開日(公表日): 1996年04月23日
要約:
【要約】【目的】デジタルゼロ時にノイズ成分を増幅させず、S/N比を改善する。【構成】デジタル信号は、DSP11で所定の演算が行われ、DAC12でアナログ信号に変換される。曲間やポーズなどで、デジタル信号が無信号状態、即ちデジタルゼロ時になると、デジタルゼロ検出回路17は、検出信号を利得制御回路18に出力する。利得制御回路18は、可変利得回路(アナログアンプ)16のゲインを徐々に下げる。これにより、デジタルゼロ時、DAC12からのノイズ成分を増幅させることがない。
請求項(抜粋):
デジタル信号を処理し、アナログ信号に変換するデジタル信号処理部と、ゲインを調整して前記アナログ信号を出力する可変利得回路と、前記デジタル信号が無信号入力状態を示すとき、前記可変利得回路のゲインを徐々に下げる手段とを具備することを特徴とするデジタル信号処理装置。
IPC (3件):
H03M 1/70 ,  H03G 3/20 ,  H03M 1/08
引用特許:
審査官引用 (1件)
  • 特開平4-156002

前のページに戻る