特許
J-GLOBAL ID:200903092262013623

低消費電力SDHレイヤ終端回路

発明者:
出願人/特許権者:
代理人 (1件): 高橋 明夫 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-176025
公開番号(公開出願番号):特開2001-007776
出願日: 1999年06月22日
公開日(公表日): 2001年01月12日
要約:
【要約】【課題】 速度系列STM-NのSDHレイヤ終端回路の消費電力を低減する。【解決手段】 STM-NのフレームカウンタとSOHタイミング生成回路との間にマスク信号の発生回路を配置し、SDHフレームのペイロード領域受信中はSOHタイミング生成回路の入力信号変化を抑制する。また、フレーム同期回路から出力されるSTM-Nフレームデータを分離回路で複数の低次のSTMフレームデータ列に分離することによって、終端回路の動作速度を低速化する。
請求項(抜粋):
速度系列STM-NのSDHフレーム信号から抽出したSOH(セクションオーバーヘッド)制御バイトおよびPOH(パスオーバーヘッド)制御バイトに基づいて、それぞれ所定の終端処理を行うSOH終端回路部とPOH終端回路部とを備えたSDHレイヤ終端回路において、SDHフレーム信号を受信してフレーム同期信号を生成するフレーム同期回路と、上記フレーム同期回路と同期して、SDHフレームの行、列、チャネルを示すのカウント信号を生成し、上記フレーム同期信号に応答して上記各カウント信号の値を初期化するカウンタ回路と、上記カウンタ回路から出力されたカウント信号に基づいて、上記SOH終端回路部に供給すべきタイミング信号を生成するタイミング生成回路と、上記タイミング信号生成回路に供給すべき上記カウント信号の値を所定期間にわたって固定化するためのマスク手段とを有することを特徴とするSDHレイヤ終端回路。
Fターム (10件):
5K028DD07 ,  5K028KK03 ,  5K028KK05 ,  5K028KK35 ,  5K028MM12 ,  5K028MM17 ,  5K028NN01 ,  5K028NN05 ,  5K028NN31 ,  5K028SS29

前のページに戻る