特許
J-GLOBAL ID:200903092308049180

印字駆動集積回路

発明者:
出願人/特許権者:
代理人 (1件): 芝野 正雅
公報種別:公開公報
出願番号(国際出願番号):特願平10-329551
公開番号(公開出願番号):特開2000-153632
出願日: 1998年11月19日
公開日(公表日): 2000年06月06日
要約:
【要約】【課題】 印字濃淡のばらつきを低減する。【解決手段】 P型MOSトランジスタ4のソースをメタル配線11の長手方向の中心部と電気結合する。これにより、回路基板上に複数個の印字駆動集積回路を並列配置した場合、隣接する印字駆動集積回路の境界部分では、左側の印字駆動集積回路におけるP型MOSトランジスタ1-n、4の電源電圧誤差と右側の印字駆動集積回路のP型MOSトランジスタ1-1、4の電源電圧誤差とが等しくなる。即ち、隣接する印字駆動集積回路の境界部分における印字むらを無くすことができ、複数個の印字駆動集積回路の全体として印字むらを低減できる
請求項(抜粋):
電源電圧が印加されるメタル配線と、前記メタル配線の長手方向に平行配置された印字を行う為の複数の駆動トランジスタと、前記メタル配線の周辺に配置され前記複数の駆動トランジスタを定電流駆動する為の基準トランジスタとを有し、前記メタル配線に前記複数の駆動トランジスタ及び前記基準トランジスタの入力電極を接続して成る印字駆動集積回路において、前記メタル配線における長手方向の一辺の中心部に対し、前記基準トランジスタの入力電極領域を電気結合したことを特徴とする印字駆動集積回路。
IPC (3件):
B41J 2/44 ,  B41J 2/45 ,  B41J 2/455
Fターム (9件):
2C162AE04 ,  2C162AE28 ,  2C162AE31 ,  2C162AE47 ,  2C162AH74 ,  2C162AH82 ,  2C162AH83 ,  2C162FA04 ,  2C162FA17

前のページに戻る