特許
J-GLOBAL ID:200903092400418125

マイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): 田澤 博昭 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2002-056279
公開番号(公開出願番号):特開2003-256402
出願日: 2002年03月01日
公開日(公表日): 2003年09月12日
要約:
【要約】【課題】 シングルチップモード動作の際に暴走等の不具合が発生しても、これを検知してどのような命令を実行中に不具合が発生したかを容易に特定することができるマイクロコンピュータを提供する。【解決手段】 テスト専用RAM24には、シングルチップモードによる動作中にアドレスバス及びデータバス上の情報が保存される。WDT25は、内蔵ROMプログラムによって所定の時間間隔でアンダーフロー状態とならないようにカウントを行う。シングルチップモードによる動作中に、WDT25がアンダーフロー状態となると、異常発生と判断してアンダーフロー状態信号を送出する。クロック制御部31は、アンダーフロー状態信号を受けると、テスト専用RAMへのアドレスバス情報及びデータバス情報の書き込みを停止させる。
請求項(抜粋):
チップ内に設けられ、シングルチップモードにて実行される内蔵プログラムを格納する記憶部と、上記内蔵プログラムによる動作中にアドレスバス及びデータバス上のアドレスバス情報及びデータバス情報を逐次格納するテスト用記憶部と、上記内蔵プログラムによる動作に異常を検知すると、異常検知信号を送出する異常検知手段と、該異常検知手段から異常検知信号を受けると、上記テスト用記憶部への上記異常発生時以降のアドレスバス情報及びデータバス情報の格納を停止させる制御手段とを備えたマイクロコンピュータ。
IPC (4件):
G06F 15/78 510 ,  G06F 11/28 ,  G06F 11/28 310 ,  G06F 11/30 310
FI (4件):
G06F 15/78 510 K ,  G06F 11/28 L ,  G06F 11/28 310 B ,  G06F 11/30 310 B
Fターム (12件):
5B042GA13 ,  5B042HH30 ,  5B042JJ13 ,  5B042JJ21 ,  5B042KK06 ,  5B042MA20 ,  5B042MC03 ,  5B042MC09 ,  5B062DD06 ,  5B062GG05 ,  5B062JJ05 ,  5B062JJ06

前のページに戻る