特許
J-GLOBAL ID:200903092555670572

液晶表示装置

発明者:
出願人/特許権者:
代理人 (1件): 原 謙三
公報種別:公開公報
出願番号(国際出願番号):特願平6-032612
公開番号(公開出願番号):特開平7-244294
出願日: 1994年03月02日
公開日(公表日): 1995年09月19日
要約:
【要約】【構成】 各画素7...およびそれを駆動するための各駆動回路4・5をモノリシックに絶縁基板1上に形成する。各駆動回路4・5の各入出力端子6...間に所定値以上の電位差が発生したときに各入出力端子6...間を導通状態とする保護回路10を設ける。保護回路10はMOSトランジスタからなり、そのゲート絶縁層の厚さによってターンオン電圧値が設定されている。【効果】 保護回路10は、モノリシックに形成される各駆動回路4・5等と同時に絶縁基板1上に形成でき、制御し易いゲート絶縁層の厚さによってターンオン電圧値が設定されているので正確なターンオン電圧値を有する。よって、製造コストの増加を回避して、製造工程時の静電気や通常動作時の入力サージから各駆動回路4・5等をより確実に保護できる。
請求項(抜粋):
複数のデータ信号線と、それらデータ信号線に対してほぼ直角方向に交差する複数の走査信号線と、画像を表示するための画素が上記隣合う各データ信号線および隣合う各走査信号線により囲まれた位置にそれぞれ配置された画素アレイと、上記画素を駆動するためのスイッチング素子としての第1MOSトランジスタと、上記各信号線および第1MOSトランジスタを介して上記各画素をそれぞれ駆動するための駆動回路と、上記駆動回路に信号を入出力するための複数の入出力端子とが絶縁基板上にモノリシックに形成されているアクティブマトリクス型の液晶表示装置において、上記駆動回路の各入出力端子間に所定値以上の電位差が生じたときに上記各入出力端子間を導通させるための保護回路が、第2MOSトランジスタからなり、第2MOSトランジスタのゲート電極に当接するゲート絶縁層の厚さを、前記第1MOSトランジスタのゲート電極に当接するゲート絶縁層の厚さより大きくなるように形成して、上記各入出力端子間にそれぞれ接続されていることを特徴とする液晶表示装置。
IPC (4件):
G02F 1/136 500 ,  G02F 1/133 550 ,  G09G 3/36 ,  H01L 29/786

前のページに戻る