特許
J-GLOBAL ID:200903092590678900

動き補償テレビジョンのようなフィードバックシステムにおいて使用する多重シリアルアクセスメモリ

発明者:
出願人/特許権者:
代理人 (1件): 竹内 澄夫 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-332187
公開番号(公開出願番号):特開平6-012485
出願日: 1992年11月19日
公開日(公表日): 1994年01月21日
要約:
【要約】 (修正有)【目的】記憶されたデータから複数のことなる出力の流れを供給する多重シリアルアクセスメモリを提供する。【構成】DRAM30は、アレーに与えられるアドレス信号34、36、38に応答してアレー50から出力される。複数のシリアル出力ポート44、46、48は、アレーからの異なった行のデータの出力を選択的にラッチするためにアレーの出力に接続される。シリアル出力ポートは、そこからラッチされたデータを出力するためにクロックされ、メモリアレーの幅と等しい長さを有するシフトレジスタを含む。シフトレジスタは、アレーからのある行のデータをラッチするために第1のタイミング信号42、52に応答する。シフトレジスタに接続されたシリアルアクセスセレクタは、シリアル出力ポートからのシフトされたデータを選択して出力する。メモリは、動き補償フレーム間画像符号化システムのためにフレームを記憶するものとして特に用いられる。
請求項(抜粋):
ダイナミックランダムアクセスアレーと、そのアレーにデータを入力しそのアレーからデータを出力するために前記アレーにアドレスするためのアドレシング手段と、前記アドレシング手段によって与えられるアドレス信号に応答して前記アレーからデータの行を出力するための出力手段と、該出力手段により出力された行からなるデータを選択的にラッチするために前記出力手段に接続された複数のシリアル出力ポートと、該シリアル出力ポートからラッチされたデータを出力するために前記シリアル出力ポートをクロックするためのクロック手段から成る多重シリアルアクセスメモリ。
IPC (4件):
G06F 15/64 450 ,  H03M 7/00 ,  H04N 5/907 ,  H04N 7/137
引用特許:
審査官引用 (1件)
  • 特開昭59-180871

前のページに戻る