特許
J-GLOBAL ID:200903093676580445

情報処理装置

発明者:
出願人/特許権者:
代理人 (1件): 井出 直孝
公報種別:公開公報
出願番号(国際出願番号):特願平4-013267
公開番号(公開出願番号):特開平5-204745
出願日: 1992年01月28日
公開日(公表日): 1993年08月13日
要約:
【要約】【目的】 メモリへのページアクセスの後、上位プロセッサからのメモリアクセスが途絶えた場合、あらかじめ設定してある制限時間まで、RAS信号をアクティブのままページ待ち動作を行うことにより、アクセス時間の短縮化を図る。【構成】 メモリ動作制御手段3aは、表示メモリ8へのアクセス開始からページモードがきかない次のメモリアクセスまでRAS信号を表示メモリ8へ入力し続けページ待ちとし、ロウアドレスが一致した場合ページモード動作を行わせ、ページ待ち終了信号9の入力によりページ待ちを終了させる制御を行う手段を含み、表示メモリ8のアクセス終了時から計時し、経過時間があらかじめ定められた時間を越えた場合、メモリ動作制御手段3aに対してページ待ち終了信号9を出力するページ動作監視手段7を備える。
請求項(抜粋):
情報を格納するメモリと、前記メモリをページモードで動作させるメモリ動作制御手段とを備えた情報処理装置において、前記メモリ動作制御手段は、前記メモリへのアクセス開始からページモードがきかない次のメモリアクセスまでロウアドレス選択信号を前記メモリへ入力し続け、ロウアドレスが一致した場合ページモード動作を行わせ、ページ待ち終了信号の入力によりページ待ちを終了させる制御を行う手段を含み、前記メモリのアクセス終了時から計時し、経過時間があらかじめ定められた時間を超えた場合、前記メモリ動作制御手段に対し、前記ページ待ち終了信号を出力するページ動作監視手段を備えたことを特徴とする情報処理装置。
引用特許:
審査官引用 (2件)
  • 特公昭58-013754
  • 特開昭57-071200

前のページに戻る