特許
J-GLOBAL ID:200903093978533667
カスコード増幅回路及びコンパレータ回路
発明者:
,
出願人/特許権者:
代理人 (1件):
吉田 研二 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-119135
公開番号(公開出願番号):特開平10-308634
出願日: 1997年05月09日
公開日(公表日): 1998年11月17日
要約:
【要約】【課題】 入力側のトランジスタの寄生容量の影響を低減させるとともに消費電力を低減させ、周波数特性を伸張させる増幅回路を提供する。【解決手段】 入力端子22からの入力電圧Viをゲートで受けるエミッタ接地のバイポーラ型トランジスタ24、このバイポーラ型トランジスタ24とカスコード接続され、ゲートにバイアス電源28を接続する電界効果型トランジスタ29、この電界効果型トランジスタ29のドレインから出力を取り出す出力端子26を設ける。
請求項(抜粋):
ベースが入力端子に接続され、このベースに供給する入力電圧で駆動されるエミッタ接地のバイポーラ型トランジスタと、前記バイポーラ型トランジスタとカスコード接続され、ソースがバイポーラ型トランジスタのコレクタと接続され、ドレインが出力端子に接続され、ゲートがバイアス電源に接続される電界効果型トランジスタと、を備えることを特徴とするカスコード増幅回路。
前のページに戻る