特許
J-GLOBAL ID:200903094107268146

半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 渡辺 望稔 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-338461
公開番号(公開出願番号):特開平6-187063
出願日: 1992年12月18日
公開日(公表日): 1994年07月08日
要約:
【要約】 (修正有)【目的】外部クロック信号が停止した場合にPLL回路によって生成される内部クロック信号によって動作する内部回路の動作を確実に停止することができ、無駄な消費電力をなくすもしくは抑制することのできる半導体装置。【構成】外部クロック信号1sから内部回路を作動させるための内部クロック信号2sを生成するPLL回路12と、外部クロック信号1sの有無を判定する外部クロック判定回路14と、外部クロック判定回路14の判定信号を受けて外部クロック信号1sが無い場合にPLL回路12自体の動作を停止する。もしくは前記PLL回路12と内部回路(16)との間にPLL回路12で生成された内部クロック信号2sが内部回路に伝播するのを停止する手段とを有する。
請求項(抜粋):
外部クロック信号から内部回路を作動させるための内部クロック信号を生成するPLL回路と、前記外部クロック信号の有無を判定する外部クロック判定回路と、この外部クロック判定回路の判定信号を受けて前記外部クロックが無い場合に前記PLL回路自体の動作を停止する手段とを有することを特徴とする半導体装置。
IPC (3件):
G06F 1/04 ,  G06F 15/78 510 ,  H03L 7/14

前のページに戻る