特許
J-GLOBAL ID:200903094182660841
時分割多重信号受信回路
発明者:
,
出願人/特許権者:
代理人 (1件):
大塚 学
公報種別:公開公報
出願番号(国際出願番号):特願平4-134366
公開番号(公開出願番号):特開平5-308336
出願日: 1992年04月28日
公開日(公表日): 1993年11月19日
要約:
【要約】【目的】複数の移動局からの互いに位相の異なるバースト状ディジタル信号を受信する親局の時分割多重信号受信回路での、衝突を避け、かつ、回路規模を縮少して小形化,低消費電力化を図る。【構成】受信復調出力と受信タイミングとの位相比較出力εを出力する位相比較器1と、バーストタイミング生成回路8からの各バーストの先頭タイミングを示すプリセット信号に同期して位相オフセット記憶回路3からの位相オフセット初期値をプリセットしこの初期値に対して位相比較器1の出力εを積算した位相オフセットを出力する位相フセット回路2と、クロックをN分周しその一周期をNとするフリーラン基準分周位相とそれを1/N分周ずつ遅延させた(N-1)個の分周位相を出力するN分周カウンタ5と、位相オフセットに従ってN分周カウンタ5の出力から1つを選択し受信タイミングとして出力する切替回路6とを備えた。
請求項(抜粋):
受信復調出力と受信タイミングとを入力し、受信復調出力の変化のタイミングに対する受信タイミングの位相の遅れ/進み状態を示す位相比較出力を出力する位相比較器と、時分割多重フレームの各バーストの先頭のタイミングを示すプリセット信号に同期して外部から与えられる位相オフセットの初期値をプリセットするとともに、該初期値に対し前記位相比較出力を積算し、位相オフセットとして出力する位相オフセット発生回路と、外部から与えられる制御信号に従って、時分割多重フレームのバースト番号に対応した記憶エリアに当該のバーストの末尾のタイミングにおける前記位相オフセットを記憶し、次のフレームにおける当該のバーストの先頭のタイミングで前記記憶された位相オフセットを初期値として前記位相オフセット発生回路に与える位相オフセット記憶回路と、受信タイミングの周波数の整数(N)倍の発振周波数を有するクロック信号を発生する発振器と、前記クロック信号をN分周することにより、その一周期をNとするフリーランの基準分周位相と、該基準分周位相を1/N分周ずつ遅延させた(N-1)個の分周位相とを出力するN分周カウンタと、前記位相オフセットに従って、前記基準分周位相と(N-1)個の分周位相の中から1つを選択し、受信タイミングとして出力する切替回路と、前記受信タイミングに従って前記受信復調出力を入力し、受信データの系列を判定出力する判定回路と、時分割多重フレーム内のバースト番号に対応した記憶エリアの指定および読み書きの制御を行う前記制御信号を前記位相オフセット記憶回路に対して供給するとともに、当該のバーストの先頭のタイミングを示す前記プリセット信号を生成して前記位相オフセット発生回路に供給するバーストタイミング生成回路とを備えた時分割多重信号受信回路。
IPC (2件):
引用特許:
審査官引用 (5件)
-
特開昭59-054343
-
特開平3-262340
-
特開平1-133441
-
特開平1-155717
-
特開昭63-067823
全件表示
前のページに戻る