特許
J-GLOBAL ID:200903094406238334

ディジタルおよびアナログデータ変換装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平7-324633
公開番号(公開出願番号):特開平9-162736
出願日: 1995年12月13日
公開日(公表日): 1997年06月20日
要約:
【要約】【課題】この発明は、構成を簡易化できるディジタル・アナログ、もしくはアナログ・ディジタル変換するディジタルおよびアナログデータ変換装置を提供することを課題とする。【解決手段】ディジタル出力回路11からの各ビット出力は、それぞれインバータ121 〜12n を介してスイッチ131 〜13n を制御する。このスイッチ131 〜13n には、それぞれ(Vc /2+Vc /2)、(Vc /2+Vc /4)、...、(Vc /2+Vc /2n )の電圧が供給され、これらスイッチからの出力は接地電位と共に加算回路14で加算して反転加算増幅回路15に供給する。ここで、ディジタル出力回路11からの最上位ビットにより、(Vc /2+Vc /2)の供給されるスイッチ131 が制御され、最下位ビットにより(Vc /2+Vc /2n)の供給されるスイッチ13n が制御される。
請求項(抜粋):
nビットのディジタル入力でそれぞれオン・オフ制御されるn個のスイッチ手段と、オンされた前記スイッチ手段からそれぞれ(Vc /2+Vc /2)、(Vc/2+Vc /4)、(Vc /2+Vc /8)、...(Vc /2+Vc /2n )の基準電圧、並びに接地電位との加算値を得る加算手段と、この加算手段からの出力電圧と設定された基準電圧(Vc /2)とが供給される反転加算増幅手段とを具備し、前記n個のスイッチ手段は前記ディジタル入力の最上位ビットで(Vc /2+Vc /2)に対応するスイッチ手段を制御し、また最下位ビットで(Vc /2+Vc /2n )に対応するスイッチ手段を制御してアナログデータが出力されるようにしたことを特徴とするディジタルおよびアナログデータ変換装置。
IPC (4件):
H03M 1/12 ,  G06F 3/05 ,  G06F 3/05 301 ,  H03M 1/66
FI (4件):
H03M 1/12 C ,  G06F 3/05 D ,  G06F 3/05 301 Z ,  H03M 1/66 C

前のページに戻る