特許
J-GLOBAL ID:200903094870916280
クロック同期式メモリ
発明者:
出願人/特許権者:
代理人 (1件):
梅田 勝
公報種別:公開公報
出願番号(国際出願番号):特願平9-196791
公開番号(公開出願番号):特開平11-039866
出願日: 1997年07月23日
公開日(公表日): 1999年02月12日
要約:
【要約】【課題】 動作モードを設定するためのモードレジスタを備え、該モードレジスタに設定された動作モードで、クロック入力に同期してデータ入出力を行うクロック同期式メモリに於いて、電源電位に応じて、自動的に最適の動作モードが設定される構成を提供すること。【解決手段】 互いに異なる動作モードが設定された複数のモードレジスタ411、412、...、41nと、電源電位検出回路を含み、該電源電位検出回路よりの電源電位検出信号に応じて、上記複数のモードレジスタの内の所定のモードレジスタを選択するモードレジスタ選択回路42とを備えて成る。
請求項(抜粋):
動作モードを設定するためのモードレジスタを備え、該モードレジスタに設定された動作モードで、クロック入力に同期してデータ入出力を行うクロック同期式メモリに於いて、互いに異なる動作モードが設定された複数のモードレジスタと、電源電位検出回路を含み、該電源電位検出回路よりの電源電位検出信号に応じて、上記複数のモードレジスタの内の所定のモードレジスタを選択するモードレジスタ選択回路とを備えて成ることを特徴とするクロック同期式メモリ。
前のページに戻る