特許
J-GLOBAL ID:200903094891818610

内部電源回路

発明者:
出願人/特許権者:
代理人 (1件): 深見 久郎 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-001847
公開番号(公開出願番号):特開2000-200483
出願日: 1999年01月07日
公開日(公表日): 2000年07月18日
要約:
【要約】【課題】 高速で第1の状態、第2の状態を切換えた場合にも内部電源電圧のレベル変動を抑えることができる内部電源回路を提供する。【解決手段】 VrefA発生回路VAGと、VrefP発生回路VPGと、バッファBF1-BF3と、PチャネルMOSトランジスタP1,P2と、NチャネルMOSトランジスタN1,N2と、インバータIV1,IV2と、VccA発生回路VDCAと、VccP発生回路VDCPとを備える。
請求項(抜粋):
第1の参照電圧を発生する第1の参照電圧発生回路と、前記第1の参照電圧よりも高いレベルの第2の参照電圧を発生する第2の参照電圧発生回路と、前記第2の参照電圧をそれぞれ受ける第1および第2のバッファと、外部電源電圧を、その入力ノードに受ける参照電圧と同じレベルに降圧して第1の内部電源電圧として出力する第1の降圧回路と、第1のモードのとき前記第1の参照電圧発生回路からの第1の参照電圧を前記第1の降圧回路の入力ノードに供給し、かつ第2のモードのとき前記第1のバッファからの第2の参照電圧を前記第1の降圧回路の入力ノードに供給する切換手段と、前記外部電源電圧を、その入力ノードに受ける前記第2のバッファからの第2の参照電圧と同じレベルに降圧して第2の内部電源電圧として出力する第2の降圧回路とを備える、内部電源回路。
IPC (2件):
G11C 11/407 ,  G11C 11/413
FI (2件):
G11C 11/34 354 F ,  G11C 11/34 335 A
Fターム (8件):
5B015JJ15 ,  5B015KB64 ,  5B015KB65 ,  5B015KB72 ,  5B015QQ10 ,  5B024AA03 ,  5B024BA27 ,  5B024CA07

前のページに戻る