特許
J-GLOBAL ID:200903095253488707
演算増幅器およびそれを用いたアナログデジタル変換器
発明者:
,
,
出願人/特許権者:
代理人 (1件):
森下 賢樹
公報種別:公開公報
出願番号(国際出願番号):特願2004-065160
公開番号(公開出願番号):特開2005-260307
出願日: 2004年03月09日
公開日(公表日): 2005年09月22日
要約:
【課題】演算増幅器およびそれを用いたAD変換器の消費電流の効率を向上させる。【解決手段】演算増幅器100の出力端子は、負荷Clと負荷出力用スイッチSW100を介して接続されている。負荷出力用スイッチSW100は、ON/OFFすることにより、演算増幅器100の出力端子と負荷Clとを導通/非導通させる。デカップリング用容量Cdは、演算増幅器100の出力端子と、接地との間に接続される。演算増幅器100が出力中に、負荷出力用スイッチSW100がONすると、演算増幅器100のアンプ出力電圧AMPOが負荷Clにかかり、負荷Clの充電が開始する。負荷出力用スイッチSW100がONした直後において、デカップリング用容量Cdと負荷Clとの容量結合によって、演算増幅器100のアンプ出力電圧AMPOの低下は、小さいものとなる。【選択図】図1
請求項(抜粋):
所定の負荷と、自己の出力端子とが負荷出力用スイッチを介して接続される演算増幅器であって、
前記出力端子と所定の固定電位との間に、容量を設けたことを特徴とする演算増幅器。
IPC (2件):
FI (2件):
Fターム (25件):
5J022AA14
, 5J022BA06
, 5J022CA07
, 5J022CB01
, 5J022CB06
, 5J022CF02
, 5J022CF07
, 5J500AA01
, 5J500AA47
, 5J500AC05
, 5J500AC36
, 5J500AF11
, 5J500AH29
, 5J500AH38
, 5J500AK01
, 5J500AK02
, 5J500AK05
, 5J500AK09
, 5J500AK26
, 5J500AK34
, 5J500AM21
, 5J500AT06
, 5J500DP01
, 5J500DP02
, 5J500DP03
引用特許:
前のページに戻る