特許
J-GLOBAL ID:200903095316940125

コンピュータ・システム

発明者:
出願人/特許権者:
代理人 (1件): 頓宮 孝一 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-109631
公開番号(公開出願番号):特開平6-035873
出願日: 1993年05月11日
公開日(公表日): 1994年02月10日
要約:
【要約】【目的】 新規な大規模並列プロセッサおよびコンピュータ・システムの提供。【構成】 大規模並列アプリケーション用の並列アレイ・プロセッサが、DRAM処理機構を備えた低出力CMOSによって形成され、単一のチップ上に処理要素を組み込んでいる。単一チップ上の8個のプロセッサが、それ自体に結合された処理要素、大規模なメモリ、および入出力機構を有し、ハイパーキューブに基づく修正されたトポロジーによって相互接続される。これらのノードは、次いでハイパーキューブ・ネットワーク・トポロジー、修正ハイパーキューブ・ネットワーク・トポロジー、リング・ネットワーク・トポロジーまたはリング内リング・ネットワーク・トポロジーによって相互接続される。
請求項(抜粋):
それぞれ、基板上の他の複数のプロセッサ・メモリ要素の間で通信するための内部通信経路と、基板の外部にある他の処理要素と通信するための外部通信経路とを有する、共通基板上の複数のプロセッサ・メモリ要素を備える、コンピュータ・システム。

前のページに戻る