特許
J-GLOBAL ID:200903095347116374

チャネルマイクロプログラム処理装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 誠
公報種別:公開公報
出願番号(国際出願番号):特願平11-156006
公開番号(公開出願番号):特開2000-347981
出願日: 1999年06月03日
公開日(公表日): 2000年12月15日
要約:
【要約】【課題】 LSI内部の高速なメモリの使用効率の向上と、LSI外部の中低速なメモリに格納されたチャネルマイクロプログラム処理の高速化を図る。【解決手段】 チャネルマイクロプログラムをそれぞれ格納する外部メモリ1と内部メモリ2、チャネルマイクロプログラムのアドレスを示すプログラムカウンタ4がメモリ1を示しているかメモリ2を示しているかを検出する検出手段5、該検出手段の検出結果に従いメモリ1とメモリ2を切り替え、プログラムカウンタに従いチャネルマイクロプログラムを読み出す手段6、前記検出手段の検出結果に従いパイプライン制御のマシンサイクルを切り替える手段11を設ける。
請求項(抜粋):
チャネルマイクロプログラムをパイプライン制御により実行するチャネルマイクロプログラム処理装置において、チャネルマイクロプログラムを格納する第1メモリと、チャネルマイクロプログラムを格納する第2メモリと、前記チャネルマイクロプログラムのアドレスを示すプログラムカウンタと、前記プログラムカウンタが前記第1メモリを示しているか前記第2メモリを示しているかを検出する検出手段と、前記検出手段の検出結果に従い第1メモリと第2メモリを切り替え、前記プログラムカウンタに従いチャネルマイクロプログラムを読み出す手段と、前記検出手段の検出結果に従いパイプライン制御のマシンサイクルを切り替える手段とを備えることを特徴とするチャネルマイクロプログラム処理装置。
IPC (4件):
G06F 13/12 320 ,  G06F 9/22 340 ,  G06F 9/28 310 ,  G06F 9/38 310
FI (4件):
G06F 13/12 320 C ,  G06F 9/22 340 D ,  G06F 9/28 310 A ,  G06F 9/38 310 E
Fターム (8件):
5B013AA11 ,  5B014GB02 ,  5B105AA08 ,  5B105AB11 ,  5B105AC01 ,  5B105BA01 ,  5B105FD01 ,  5B105HA03

前のページに戻る