特許
J-GLOBAL ID:200903095632846327
擬似ランダム系列を発生させる方法および装置
発明者:
,
,
,
,
出願人/特許権者:
代理人 (11件):
岡部 正夫
, 加藤 伸晃
, 産形 和央
, 臼井 伸一
, 藤野 育男
, 越智 隆夫
, 本宮 照久
, 高梨 憲通
, 朝日 伸光
, 高橋 誠一郎
, 吉澤 弘司
公報種別:公表公報
出願番号(国際出願番号):特願2002-548574
公開番号(公開出願番号):特表2004-515855
出願日: 2001年09月14日
公開日(公表日): 2004年05月27日
要約:
本発明は、擬似ランダム系列を発生させる方法および回路構成に関する。本発明によれば、擬似ランダム系列のエレメント(γ)は、対数を用いて個別に計算される。
請求項(抜粋):
擬似ランダム系列を発生させる方法において、ハードウェアまたはソフトウェアとして実施され、複数の直列接続されたメモリ・セルを有するシフトレジスタを用いることによって、
前記擬似ランダム系列のエレメントがシフトされ、少なくとも2つのメモリ・セルの出力値が互いに連結され、論理操作の結果が前記シフトレジスタのメモリ・セルのうちの1つの入力にフィードバックされる方法であって、前記擬似ランダム系列のエレメント(γ)が個別に対数化される方法。
IPC (3件):
G06F7/58
, G09C1/00
, H03K3/84
FI (3件):
G06F7/58 A
, G09C1/00 650B
, H03K3/84 A
Fターム (11件):
5J049AA00
, 5J049AA18
, 5J049AA28
, 5J049CB00
, 5J104AA18
, 5J104FA01
, 5J104FA04
, 5J104FA05
, 5J104NA18
, 5J104NA20
, 5J104NA23
前のページに戻る