特許
J-GLOBAL ID:200903095648306233
信号処理装置
発明者:
出願人/特許権者:
代理人 (1件):
山口 邦夫 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-265838
公開番号(公開出願番号):特開2001-095100
出願日: 1999年09月20日
公開日(公表日): 2001年04月06日
要約:
【要約】【課題】音質を犠牲にすることなく、回路規模を縮小できるようにする。【解決手段】入力信号をAD変換するAD変換器42と、AD変換された入力ディジタル信号に対し、この入力ディジタル信号より所定時間遅延すると共に、入力信号よりもレベルの低い複数のディジタル遅延信号を得る信号処理部44と、このディジタル遅延信号をDA変換するDA変換器48と、DA変換された複数の遅延信号とアナログ入力信号とを加算する加算手段36とで構成される。入力信号に基づいて生成した複数の遅延信号に対し、入力信号をアナログ信号のまま加算できるので、音質などを全く犠牲にすることなく、ICチップの小型化、コストダウンを図れる。
請求項(抜粋):
入力信号をAD変換するAD変換手段と、AD変換された入力ディジタル信号を所定時間遅延するディジタル信号処理手段と、上記ディジタル信号処理手段から出力されるディジタル遅延信号をDA変換するDA変換手段と、上記DA変換手段から出力される遅延信号と上記入力信号とを加算する加算手段とで構成された信号処理装置。
IPC (3件):
H04S 5/02
, H03M 1/12
, H04R 3/12
FI (3件):
H04S 5/02 B
, H03M 1/12 C
, H04R 3/12 Z
Fターム (10件):
5D020AD00
, 5D020AD02
, 5D062BB05
, 5D062BB06
, 5J022AA01
, 5J022AB01
, 5J022AC02
, 5J022BA06
, 5J022CD02
, 5J022CG01
前のページに戻る