特許
J-GLOBAL ID:200903095709301205

字幕移動回路

発明者:
出願人/特許権者:
代理人 (1件): 藤本 博光
公報種別:公開公報
出願番号(国際出願番号):特願平5-070423
公開番号(公開出願番号):特開平6-284339
出願日: 1993年03月29日
公開日(公表日): 1994年10月07日
要約:
【要約】【目的】 字幕文字を任意の位置に移動しても、字幕文字にジッターが生じない字幕移動回路を提供する。【構成】 映像ソフトのブランク領域にある字幕の位置を移動する字幕移動回路において、映像信号から輝度信号と色信号とを分離するY/C分離回路102と、輝度信号から字幕情報を抽出する字幕抽出回路103と、字幕情報を格納するFIFOタイプのフレームメモリ106と、映像信号とフレームメモリから読み出された字幕情報とを合成するスーパーインポーズ回路112と、垂直同期信号に基づいて、フレームメモリリセット信号を1フレーム毎に1回発生するメモリ制御回路109と、フレームメモリの書込みから読出しまでの遅延時間を制御することにより、字幕情報を1フレーム後の任意の位置に移動する表示位置制御回路110とを備える。
請求項(抜粋):
従来のテレビジョン画面のアスペクト比よりも横長なワイドアスペクト画面に、従来のアスペクト比で再生されると表示画面中の映像の無いブランク領域に字幕を有する映像を再生する際に、字幕の位置を移動する字幕移動回路において、映像信号から、輝度信号と色信号とを分離するY/C分離回路と、前記分離された輝度信号から、所定の輝度レベル以上を字幕情報として抽出する字幕抽出回路と、前記字幕情報を格納するフレームメモリと、映像信号とフレームメモリから読み出された字幕情報とを合成するスーパーインポーズ回路と、垂直同期信号に基づいて、フレームメモリリセット信号を1フレーム毎に1回発生するメモリ制御回路と、フレームメモリの書込みから読出しまでの遅延時間を制御することにより、字幕情報を1フレーム後の任意の位置に移動する表示位置制御回路とを備えることを特徴とする字幕移動回路。
IPC (2件):
H04N 5/278 ,  H04N 7/01

前のページに戻る