特許
J-GLOBAL ID:200903096232212899
液晶パネルの製造方法
発明者:
出願人/特許権者:
代理人 (1件):
森本 義弘
公報種別:公開公報
出願番号(国際出願番号):特願平8-136031
公開番号(公開出願番号):特開平9-318964
出願日: 1996年05月30日
公開日(公表日): 1997年12月12日
要約:
【要約】【課題】 静電気による線欠陥の不良品を再生する液晶パネルの製造方法を提供することを目的とする。【解決手段】 組み上げられた液晶パネルのマトリクス配線に、接地に接続されたプローブ13を接触させ、マトリクス配線2と基板の間の絶縁膜4に蓄積された電荷をプローブ13を介して接地に放電させて静電気による線欠陥を回避し、良品とする。
請求項(抜粋):
対向する第1,第2の基板の間に、画素を選択的に駆動するためのマトリクス配線と、前記マトリクス配線に接続され画素電極を駆動する薄膜トランジスタとを有し、第1,第2の基板との対向間隙内に液晶が封入された液晶パネルを製造するに際し、組み上げられた液晶パネルのマトリクス配線に、接地に接続されたプローブを接触させ、前記マトリクス配線と基板の間の絶縁膜に蓄積された電荷をプローブを介して接地に放電させる液晶パネルの製造方法。
IPC (4件):
G02F 1/1345
, G02F 1/1333 505
, H02H 7/20
, H05F 3/02
FI (4件):
G02F 1/1345
, G02F 1/1333 505
, H02H 7/20 F
, H05F 3/02 L
前のページに戻る