特許
J-GLOBAL ID:200903096248242496

データ処理装置

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平5-244265
公開番号(公開出願番号):特開平7-105173
出願日: 1993年09月30日
公開日(公表日): 1995年04月21日
要約:
【要約】【目的】本発明の目的は、上記シンクロナスDRAMのインターフェースが容易なクロックを形成する上記シングルチップマイクロコンピュ-タに内蔵されるクロック発振回路を提供することにある。【構成】シングルチップマイクロコンピュ-タのクロックパルスに対して位相がずれたクロックパルスを形成して、シンクロナスダイナミック型RAMのインターフェースをとることを特徴としたデータ処理装置。【効果】上記外部に出力させるクロックの位相をずらしてやることにより、シンクロナスDRAMのセットアップ/ホールド時間を確保でき、動作マージンの拡大を図ることができる。
請求項(抜粋):
シングルチップマイクロコンピュ-タのクロックパルスに対して位相がずれたクロックパルスを形成して、シンクロナスダイナミック型RAMのインターフェースをとることを特徴としたデータ処理装置。
IPC (2件):
G06F 15/78 510 ,  G11C 11/407

前のページに戻る